RM新时代网站-首页

                0
                • 聊天消息
                • 系統消息
                • 評論與回復
                登錄后你可以
                • 下載海量資料
                • 學(xué)習在線(xiàn)課程
                • 觀(guān)看技術(shù)視頻
                • 寫(xiě)文章/發(fā)帖/加入社區
                會(huì )員中心
                創(chuàng )作中心

                完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

                3天內不再提示

                電子發(fā)燒友網(wǎng)>可編程邏輯>

                可編程邏輯

                提供權威的PLD及可編程邏輯器件設計應用、Altera公司、Xilinx公司資訊和解決方案,包括HDL語(yǔ)言與源代碼、FPGA開(kāi)發(fā)板、EDA工具、FPGA、FPGA軟件等領(lǐng)域。
                解鎖SoC “調試”挑戰,開(kāi)啟高效原型驗證之路

                解鎖SoC “調試”挑戰,開(kāi)啟高效原型驗證之路

                引言由于芯片設計復雜度的提升、集成規模的擴大,以及產(chǎn)品上市時(shí)間要求的縮短,使得設計驗證變得更加困難。特別是在多FPGA環(huán)境中,設計調試和驗證的復雜性進(jìn)一步增加,傳統的調試手段...

                2024-10-09 標簽:芯片集成電路soc驗證 97

                瑞蘇盈科FPGA解決方案助力您在汽車(chē)智能領(lǐng)域的產(chǎn)業(yè)發(fā)展

                瑞蘇盈科FPGA解決方案助力您在汽車(chē)智能領(lǐng)域的產(chǎn)業(yè)發(fā)展

                中國智能網(wǎng)聯(lián)汽車(chē)呈現強勁發(fā)展勢頭,組合輔助駕駛系統的乘用車(chē)新車(chē)搭載率提高到20%左右,其中新能源汽車(chē)新車(chē)搭載率超過(guò)30%;車(chē)載基礎計算平臺實(shí)現裝車(chē)應用,人工智能算力達到國際先進(jìn)水...

                2024-09-25 標簽:FPGA汽車(chē)瑞蘇盈科 288

                新思科技發(fā)布全球領(lǐng)先的40G UCIe IP,助力多芯片系統設計全面提速

                新思科技40G UCIe IP 全面解決方案為高性能人工智能數據中心芯片中的芯片到芯片連接提供全球領(lǐng)先的帶寬 摘要: 業(yè)界首個(gè)完整的 40G UCIe IP 全面解決方案,包括控制器、物理層和驗證 IP,可實(shí)現...

                2024-09-10 標簽:新思科技 315

                萊迪思分析不斷變化的網(wǎng)絡(luò )安全形勢下FPGA何去何從

                萊迪思安全專(zhuān)家與Secure-IC的合作伙伴一起討論了不斷變化的網(wǎng)絡(luò )安全環(huán)境以及現場(chǎng)可編程門(mén)陣列(FPGA)技術(shù)在構建網(wǎng)絡(luò )彈性中的作用。...

                2024-08-30 標簽:FPGA萊迪思網(wǎng)絡(luò )安全Lattice 626

                ALINX FPGA+GPU異架構視頻圖像處理開(kāi)發(fā)平臺介紹

                Alinx 最新發(fā)布的新品 Z19-M 是一款創(chuàng )新的 FPGA+GPU 異構架構視頻圖像處理開(kāi)發(fā)平臺,它結合了 AMD Zynq UltraScale+ MPSoC(FPGA)與 NVIDIA Jetson Orin NX(GPU)的強大功能,能夠應用于對圖像精準度和實(shí)時(shí)性...

                2024-08-29 標簽:FPGA機器人gpu工業(yè)檢測 677

                數字芯片設計驗證經(jīng)驗分享(第三部分):將ASIC IP核移植到FPGA上——如何確保性能與時(shí)序以完成充滿(mǎn)挑戰的

                數字芯片設計驗證經(jīng)驗分享(第三部分):將ASIC IP核移植到FPGA上——如何確保

                本篇文章是SmartDV數字芯片設計經(jīng)驗分享系列文章的第三篇,將繼續分享第五、第六主題,包括確保在FPGA上實(shí)現所需的性能和時(shí)鐘兩個(gè)方面的考量因素。...

                2024-08-26 標簽:FPGAasic時(shí)序IP核數字芯片 1503

                德思特分享 突破FPGA限制:德思特TS-M4i系列數字化儀利用GPU加速實(shí)現高效塊平均處理

                德思特分享 突破FPGA限制:德思特TS-M4i系列數字化儀利用GPU加速實(shí)現高效塊平均

                本白皮書(shū)將展示如何使用德思特TS-M4i系列數字化儀的高速PCIe流模式來(lái)在軟件中實(shí)現塊平均處理,從而突破FPGA的限制。我們用了TS-M4i.2230(1通道,5 GS/s,8位垂直分辨率,1.5 GHz帶寬)作為例子,...

                2024-08-20 標簽:FPGAgpuPCIe數字化儀 986

                瑞蘇盈科打造基于工業(yè)標準SOM的人工智能

                瑞蘇盈科打造基于工業(yè)標準SOM的人工智能

                FPGA技術(shù)能夠以低功耗和低延遲實(shí)現復雜的神經(jīng)網(wǎng)絡(luò ),同時(shí)還能連接大量外設并提供對工業(yè)應用非常重要的高穩定性,因此正在成為嵌入式人工智能應用領(lǐng)域的主要參與者??蛻?hù)挑戰在這種情況...

                2024-08-10 標簽:FPGA控制器人工智能瑞蘇盈科 638

                LVDS的GCLK接收方案

                LVDS的GCLK接收方案

                在易靈思的器件上接收LVDS一般采用PLL接收,通過(guò)PLL產(chǎn)生兩個(gè)時(shí)鐘,一個(gè)是fast_clk,一個(gè)是slow_clk,分別用于處理串行數據和并行數據。 但是如果LVDS的速率比較低時(shí),另外想通過(guò)去掉PLL來(lái)節省功...

                2024-08-12 標簽:lvds易靈思 1041

                FPGA的內部架構和設計流程

                FPGA的內部架構和設計流程

                之前大多數軟件都是與它們各自的硬件一起發(fā)布,沒(méi)有辦法對其進(jìn)行更改。但隨著(zhù)技術(shù)的成熟,制造商找到了在現有硬件上更新軟件以增加附加功能的方法。...

                2024-08-06 標簽:FPGA集成電路計算機 830

                programmer下載常見(jiàn)問(wèn)題總結-v4

                programmer下載常見(jiàn)問(wèn)題總結-v4

                連接下載器之后什么也讀不出來(lái)?一般為驅動(dòng)沒(méi)有安裝,在device manger里面查看是否有libusbK...

                2024-08-06 標簽:FPGAprogrammer 1289

                P4 Suite for FPGA面市 P4 Suite for FPGA主要功能解析

                ? ? ? ? ? 基本簡(jiǎn)介 P4 Suite for FPGA是一款 綜合性工具套件, 可在數字網(wǎng)絡(luò )的不同領(lǐng)域提供廣泛功能,該套件能夠以高達200 Gbps甚至更高的數據傳輸速率支持FPGA。這一發(fā)展為虛擬蜂窩基站路由器...

                2024-07-25 標簽:FPGA 734

                嵌入式系統中常用的五種微處理器類(lèi)型

                本文介紹了嵌入式系統中常用的五種微處理器類(lèi)型:微處理器單元(MPU)、微控制器(MCU)、數字信號處理器(DSP)、現場(chǎng)可編程邏輯門(mén)陣列(FPGA)和單片機(SBC)。文章詳細闡述了每種處理...

                2024-07-25 標簽:微控制器嵌入式系統微處理器 1192

                在多FPGA集群上實(shí)現高級并行編程

                今天我們看的這篇論文介紹了在多FPGA集群上實(shí)現高級并行編程的研究,其主要目標是為非FPGA專(zhuān)家提供一個(gè)成熟且易于使用的環(huán)境,以便在多個(gè)并行運行的設備上擴展高性能計算(HPC)應用。...

                2024-07-24 標簽:FPGAgpu編程HPC 835

                FPGA和ASIC有什么不同之處

                FPGA和ASIC有什么不同之處

                FPGA是“可重構邏輯”器件。先制造的芯片,再次設計時(shí)“重新配置”。...

                2024-07-24 標簽:FPGA芯片asic 771

                分享幾個(gè)用FPGA實(shí)現的小型神經(jīng)網(wǎng)絡(luò )

                分享幾個(gè)用FPGA實(shí)現的小型神經(jīng)網(wǎng)絡(luò )

                今天我們分享幾個(gè)用FPGA實(shí)現的小型神經(jīng)網(wǎng)絡(luò ),側重應用。...

                2024-07-24 標簽:FPGA神經(jīng)網(wǎng)絡(luò )開(kāi)發(fā)板cnn 858

                FPGA如何估算分析功耗

                FPGA如何估算分析功耗

                FPGA的功耗由4部分組成:上電功耗、配置功耗、靜態(tài)功耗和動(dòng)態(tài)功耗。一般的FPGA都具有這4種功耗,但是Actel Flash FPGA由于掉電數據不丟失,無(wú)需配置芯片,所以上電后不需要一個(gè)很大的啟動(dòng)電流...

                2024-07-18 標簽:FPGAsram晶體管靜態(tài)功耗 1531

                FPGA技術(shù)的主要應用

                FPGA(Field-Programmable Gate Array)技術(shù),即現場(chǎng)可編程門(mén)陣列,是一種可編程邏輯設備,它允許設計人員根據具體需求進(jìn)行靈活的硬件配置和功能實(shí)現。由于其高度的可重構性和靈活性,FPGA在多個(gè)...

                2024-07-17 標簽:dspFPGA物聯(lián)網(wǎng) 1530

                基于FPGA的指紋識別系統設計

                隨著(zhù)人們對安全問(wèn)題的日益重視,指紋識別作為一種高效、可靠的生物識別技術(shù),在多個(gè)領(lǐng)域得到了廣泛應用。本文設計并實(shí)現了一種基于FPGA的嵌入式指紋識別系統,該系統利用FPGA的高集成度...

                2024-07-17 標簽:傳感器FPGA指紋識別 1003

                基于FPGA的人臉識別技術(shù)

                基于FPGA(現場(chǎng)可編程邏輯門(mén)陣列)的人臉識別技術(shù),是一種結合了高效并行處理能力和靈活可編程性的先進(jìn)圖像處理解決方案。這種技術(shù)在安全監控、身份認證、人機交互等領(lǐng)域具有廣泛應用...

                2024-07-17 標簽:FPGA圖像采集人臉識別 943

                FPGA同步復位和異步復位

                FPGA(Field-Programmable Gate Array,現場(chǎng)可編程門(mén)陣列)中的復位操作是設計過(guò)程中不可或缺的一環(huán),它負責將電路恢復到初始狀態(tài),以確保系統的正確啟動(dòng)和穩定運行。在FPGA設計中,復位方式主要...

                2024-07-17 標簽:FPGA同步復位異步復位 846

                FPGA異步信號處理方法

                FPGA(現場(chǎng)可編程門(mén)陣列)在處理異步信號時(shí),需要特別關(guān)注信號的同步化、穩定性以及潛在的亞穩態(tài)問(wèn)題。由于異步信號可能來(lái)自不同的時(shí)鐘域或外部設備,其到達時(shí)間和頻率可能不受FPGA內部...

                2024-07-17 標簽:FPGA時(shí)鐘異步信號 798

                基于FPGA的圖像采集與顯示系統設計

                隨著(zhù)科學(xué)技術(shù)的飛速發(fā)展,特別是半導體制造工藝的進(jìn)步,現場(chǎng)可編程門(mén)陣列(Field Programmable Gate Array, FPGA)的設計技術(shù)取得了顯著(zhù)進(jìn)展。FPGA憑借其豐富的片內資源和固有的并行處理能力,在數...

                2024-07-17 標簽:FPGA圖像采集顯示系統 1395

                Efinity編譯生成文件使用指導-v1

                Efinity編譯生成文件使用指導-v1

                接上篇: (6)查看Unassigned Core Pins。 在placement下面的palce.rpt文件中搜索 Unassigned C ore Pins就可以看到。它說(shuō)明這些管腳沒(méi)有用于內部連接。 大家可以點(diǎn)擊這個(gè)鏈接查看上文 Efinity編譯生成文件使...

                2024-08-13 標簽:編譯 471

                紫光同創(chuàng  )出席2024慕尼黑上海電子展

                紫光同創(chuàng )出席2024慕尼黑上海電子展

                7月8日-10日,2024年慕尼黑上海電子展在新國際博覽中心圓滿(mǎn)落幕。作為亞太地區最具權威性的電子行業(yè)盛會(huì ),本次展會(huì )聚焦新能源汽車(chē)、儲能、智能駕駛、機器人、可穿戴、邊緣智能、第三代半...

                2024-07-12 標簽:FPGA半導體紫光同創(chuàng ) 901

                Efinity編譯生成文件使用指導

                Efinity編譯生成文件使用指導

                (1)查看綜合后的原語(yǔ) 在outflow .map是網(wǎng)表對FPGA資源的映射。比如gbuf,dspt等原語(yǔ)的是怎樣適配的,可以從這里找到。下面是一個(gè)乘加在原語(yǔ)上的映射情況。 ? module top(a, b,c, clk, o); input signed [1...

                2024-08-13 標簽:FPGA編譯 937

                FPGA實(shí)現LeNet-5卷積神經(jīng)網(wǎng)絡(luò )

                LeNet-5 是一個(gè)經(jīng)典的卷積神經(jīng)網(wǎng)絡(luò )(CNN),由 Yann LeCun 在 1990 年代設計,主要用于手寫(xiě)數字識別任務(wù)(如 MNIST 數據集)。隨著(zhù)現場(chǎng)可編程門(mén)陣列(FPGA)技術(shù)的發(fā)展,利用 FPGA 實(shí)現神經(jīng)網(wǎng)絡(luò )成為...

                2024-07-11 標簽:FPGAcnn卷積神經(jīng)網(wǎng)絡(luò ) 1771

                Efinity debuger常見(jiàn)問(wèn)題總結-v2

                Efinity debuger常見(jiàn)問(wèn)題總結-v2

                Efinity在Debug時(shí)會(huì )出現UUID mismatch錯誤。很多剛開(kāi)始使用的人經(jīng)常遇到。下面我們做一個(gè)總結。歡迎遇到案例時(shí)共同分享。...

                2024-07-11 標簽:FPGADEBUG 1721

                如何在FPGA上實(shí)現神經(jīng)網(wǎng)絡(luò )

                隨著(zhù)人工智能技術(shù)的飛速發(fā)展,神經(jīng)網(wǎng)絡(luò )作為其核心組成部分,已廣泛應用于圖像識別、語(yǔ)音識別、自然語(yǔ)言處理等多個(gè)領(lǐng)域。然而,傳統基于CPU或GPU的神經(jīng)網(wǎng)絡(luò )計算方式在實(shí)時(shí)性、能效比等方...

                2024-07-10 標簽:FPGA神經(jīng)網(wǎng)絡(luò )人工智能 1253

                怎么建設Xilinx FPGA Artix-A7教學(xué)實(shí)驗室?山西工學(xué)院給您答案

                怎么建設Xilinx FPGA Artix-A7教學(xué)實(shí)驗室?山西工學(xué)院給您答案

                1?院校簡(jiǎn)介//山西工學(xué)院是經(jīng)教育部批準成立的一所省屬公辦全日制理工類(lèi)普通本科高等學(xué)校。按照省委、省政府部署,在朔州市委、市政府的大力支持下,學(xué)校于2021年6月3日正式掛牌成立。學(xué)...

                2024-07-05 標簽:FPGA實(shí)驗室XilinxArtixFPGAXilinx實(shí)驗室 759

                編輯推薦廠(chǎng)商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題

                RM新时代网站-首页

                                            rm官网怎么登录 rm新时代理财官网 RM新时代投资安全吗 RM新时代手机版下载 RM新时代正常可以出正常提 rm新时代是正规平台 新时代RM官方网站下载 新时代app游戏 RM新时代平台靠谱平台入口-百度知道 新时代RM|登录网址